分类 数字集成电路 下的文章
PRBS(Pseudo-Random Binary Sequences)是通过LFSR和特征函数 伪随机数发生器产生的伪随机数序列,通常用于高速数字通信测试。
基本电路(...
varilator被称为是第四大仿真器,而且开源,chisel开源项目的仿真基本上是基于varilator,follow了无数次git clone和make之后,也想打开...
由于项目需要,希望了解开源的香山处理器,希望先跑通一波,虽然有清晰的教程,但还是遇到不少问题,特来记录一番。
一、mill 安装
香山的编译不是基于sbt而是另一个叫mi...
前几天想将一个大小端转换的模块转成chisel,感觉挺简单,但真写起来就各种bug。
module EndianCnvt #(parameter NUMLENGTH = ...
上文实现了将程序固化到itcm,接下来需要将E203烧写至Xilinx Zynq UltraScale+的板子上,主要需要解决几个问题:
时钟:板子上的时钟是差分时钟,...
由于项目需求,希望将Hummingbird2 E203 SoC移植到Xilinx Zynq UltraScale+ MPSoC 上,核心板是XCU3EG。期间遇到一个大坑...
过了一遍chisel book和chisel tutorial的内容,学了chisel基本搭电路的语法,能把verilog的代码翻译成chisel,但在翻译的过程中发现仅...
最近搜集了一些NoC相关的资料,要开始玩数字IC啦
一、NoC仿真器
1、Gem5
Demo文档
NoC文档
特别注意
安装时的python环境不能在anconda,否...
吃鸡卷王钦哥在暑假期间入坑Chisel,仍然吃鸡,已然抛弃羽毛球。现在已经可以用Chisel替代verilog做工程项目,这转身真是迅速!诚邀钦哥总结一路踩过的坑,因此有...
很早就听说Chisel,伯克利的又一大作,也听说其学习门槛高,基于scala语言,语法非常灵活。近期的国科大搞的“一生一芯”计划,“香山”处理器等,更是将Chisel推向...
昨天经历了恶梦debug,中间排了很多坑,特来记录一番。
一、问题描述
和队友写了lenet神经网络推理的硬件实现,在modelsim已经跑通,且验证了功能,但需要移植到...
测试课程碰到了随机向量生成方面的内容,碰到了线性反馈移位寄存器(Linear Feedback Shift Registers,LFSR)。课件上只简单提了一下,但没有说...
1、存储单元阵列:
尽量保持方阵;
两边多加了三列:dummy左列、replica列、(方阵)、dummy右列
上下多加三行:dummy底行、方阵、replica行,d...
先放一张原始的MIPS流水线图,图片来自雷思磊的《自己动手写CPU》
目前流水线是按顺序执行,没有加入跳转语句的数据通路,假设我们在**“执行阶段”**才知道比较跳转指...
前言
B站有个入门视频,文中的例子来自MIPS汇编语言小科普
我会在代码中添加详细的注解,方便自己日后查看。这里使用的是MARS模拟器,很小巧方便。
三段小程序
###...
- 1
- 2
- 后一页 »